Procesador generador de combinaciones para Red de Procesadores Distribuidos

En este trabajo se implementa un Procesador Generador de Combinaciones para una Red de Procesadores Evolutivos (NEP). El objetivo principal es implementar en Hardware un Procesador Generador de Combinaciones y una Red de Procesadores Evolutivos para solucionar el problema de los Tres Colores. El pro...

Full description

Saved in:
Bibliographic Details
Main Authors: José A. Castaño, Yamila Mateu, Valery Moreno, Alejandro Cabrera
Format: Article
Language:Spanish
Published: Universidad de las Ciencias Informáticas (UCI) 2020-06-01
Series:Serie Científica de la Universidad de las Ciencias Informáticas
Subjects:
Online Access:https://publicaciones.uci.cu/index.php/serie/article/view/627
Tags: Add Tag
No Tags, Be the first to tag this record!
_version_ 1846149320014823424
author José A. Castaño
Yamila Mateu
Valery Moreno
Alejandro Cabrera
author_facet José A. Castaño
Yamila Mateu
Valery Moreno
Alejandro Cabrera
author_sort José A. Castaño
collection DOAJ
description En este trabajo se implementa un Procesador Generador de Combinaciones para una Red de Procesadores Evolutivos (NEP). El objetivo principal es implementar en Hardware un Procesador Generador de Combinaciones y una Red de Procesadores Evolutivos para solucionar el problema de los Tres Colores. El proyecto fue desarrollado utilizando la herramienta ISE Design Suite 14.7 de Xilinx, utilizando como lenguaje de descripción de hardware VHDL. Para la simulación se utilizó la herramienta ISim 14.7, también de Xilinx. La implementación en hardware fue a través de un FPGA Spartan-6 LX45 de Xilinx, contenido en un kit de desarrollo Atlys Board de Digilent. El resultado del trabajo demuestra la viabilidad de la implementación en hardware de algoritmos paralelos para solucionar problemas NP – Completos, utilizando pocos recursos de la FPGA, de forma fiable y rápida. Se muestran imágenes de la simulación realizada y tablas que avalan los resultados.
format Article
id doaj-art-6af4f0e1d16f45bbbe46d1fe4e15b335
institution Kabale University
issn 2306-2495
language Spanish
publishDate 2020-06-01
publisher Universidad de las Ciencias Informáticas (UCI)
record_format Article
series Serie Científica de la Universidad de las Ciencias Informáticas
spelling doaj-art-6af4f0e1d16f45bbbe46d1fe4e15b3352024-11-29T19:29:16ZspaUniversidad de las Ciencias Informáticas (UCI)Serie Científica de la Universidad de las Ciencias Informáticas2306-24952020-06-01138121132627Procesador generador de combinaciones para Red de Procesadores DistribuidosJosé A. CastañoYamila MateuValery MorenoAlejandro CabreraEn este trabajo se implementa un Procesador Generador de Combinaciones para una Red de Procesadores Evolutivos (NEP). El objetivo principal es implementar en Hardware un Procesador Generador de Combinaciones y una Red de Procesadores Evolutivos para solucionar el problema de los Tres Colores. El proyecto fue desarrollado utilizando la herramienta ISE Design Suite 14.7 de Xilinx, utilizando como lenguaje de descripción de hardware VHDL. Para la simulación se utilizó la herramienta ISim 14.7, también de Xilinx. La implementación en hardware fue a través de un FPGA Spartan-6 LX45 de Xilinx, contenido en un kit de desarrollo Atlys Board de Digilent. El resultado del trabajo demuestra la viabilidad de la implementación en hardware de algoritmos paralelos para solucionar problemas NP – Completos, utilizando pocos recursos de la FPGA, de forma fiable y rápida. Se muestran imágenes de la simulación realizada y tablas que avalan los resultados.https://publicaciones.uci.cu/index.php/serie/article/view/627procesador, nep, fpga, algoritmos paralelos, problemas np completos.
spellingShingle José A. Castaño
Yamila Mateu
Valery Moreno
Alejandro Cabrera
Procesador generador de combinaciones para Red de Procesadores Distribuidos
Serie Científica de la Universidad de las Ciencias Informáticas
procesador, nep, fpga, algoritmos paralelos, problemas np completos.
title Procesador generador de combinaciones para Red de Procesadores Distribuidos
title_full Procesador generador de combinaciones para Red de Procesadores Distribuidos
title_fullStr Procesador generador de combinaciones para Red de Procesadores Distribuidos
title_full_unstemmed Procesador generador de combinaciones para Red de Procesadores Distribuidos
title_short Procesador generador de combinaciones para Red de Procesadores Distribuidos
title_sort procesador generador de combinaciones para red de procesadores distribuidos
topic procesador, nep, fpga, algoritmos paralelos, problemas np completos.
url https://publicaciones.uci.cu/index.php/serie/article/view/627
work_keys_str_mv AT joseacastano procesadorgeneradordecombinacionesparareddeprocesadoresdistribuidos
AT yamilamateu procesadorgeneradordecombinacionesparareddeprocesadoresdistribuidos
AT valerymoreno procesadorgeneradordecombinacionesparareddeprocesadoresdistribuidos
AT alejandrocabrera procesadorgeneradordecombinacionesparareddeprocesadoresdistribuidos