Procesador generador de combinaciones para Red de Procesadores Distribuidos

En este trabajo se implementa un Procesador Generador de Combinaciones para una Red de Procesadores Evolutivos (NEP). El objetivo principal es implementar en Hardware un Procesador Generador de Combinaciones y una Red de Procesadores Evolutivos para solucionar el problema de los Tres Colores. El pro...

Full description

Saved in:
Bibliographic Details
Main Authors: José A. Castaño, Yamila Mateu, Valery Moreno, Alejandro Cabrera
Format: Article
Language:Spanish
Published: Universidad de las Ciencias Informáticas (UCI) 2020-06-01
Series:Serie Científica de la Universidad de las Ciencias Informáticas
Subjects:
Online Access:https://publicaciones.uci.cu/index.php/serie/article/view/627
Tags: Add Tag
No Tags, Be the first to tag this record!
Description
Summary:En este trabajo se implementa un Procesador Generador de Combinaciones para una Red de Procesadores Evolutivos (NEP). El objetivo principal es implementar en Hardware un Procesador Generador de Combinaciones y una Red de Procesadores Evolutivos para solucionar el problema de los Tres Colores. El proyecto fue desarrollado utilizando la herramienta ISE Design Suite 14.7 de Xilinx, utilizando como lenguaje de descripción de hardware VHDL. Para la simulación se utilizó la herramienta ISim 14.7, también de Xilinx. La implementación en hardware fue a través de un FPGA Spartan-6 LX45 de Xilinx, contenido en un kit de desarrollo Atlys Board de Digilent. El resultado del trabajo demuestra la viabilidad de la implementación en hardware de algoritmos paralelos para solucionar problemas NP – Completos, utilizando pocos recursos de la FPGA, de forma fiable y rápida. Se muestran imágenes de la simulación realizada y tablas que avalan los resultados.
ISSN:2306-2495